1. Tuyển Mod quản lý diễn đàn. Các thành viên xem chi tiết tại đây

Tiềm lực quân sự Liên Bang Nga-Phần 3

Chủ đề trong 'Kỹ thuật quân sự nước ngoài' bởi gulfoil, 02/11/2009.

Trạng thái chủ đề:
Đã khóa
  1. 1 người đang xem box này (Thành viên: 0, Khách: 1)
  1. conpas

    conpas Thành viên rất tích cực

    Tham gia ngày:
    27/11/2008
    Bài viết:
    1.008
    Đã được thích:
    13
    Nga - khách hàng mới trên thị trường vũ khí châu Âu (P.2)
    Trên thực tế, Moscow đã có tiền lệ mua thiết bị quân sự nước ngoài. Năm ngoái, nước này đã mua các thiết bị bay không người lái của Israel để nghiên cứu nhằm hoàn thiện loại thiết bị cùng loại do Nga sản xuất. Tuy nhiên, về giá trị, hợp đồng này không sánh được với hợp đồng mua tàu Mistral. Hơn nữa, hợp đồng trên giữa Nga và một thành viên trong khối NATO sẽ ảnh hưởng đến quan hệ chính trị trong tương lai.
    Rõ ràng, việc bình thường hóa quan hệ giữa Nga và các nước phương Tây khác là một trong những mục tiêu quan trọng nhất trong chính sách đối ngoại của Tổng thống Mỹ Barack Obama. Quan hệ Nga và NATO, tạm thời bị gián đoạn sau cuộc xung đột Nga-Gruzia vào tháng 8/2008, đã được khôi phục. Hiện nay, các quốc gia đang đối đầu trước đây dự định sẽ cùng phân tích nguy cơ tiềm năng trong tương lai, điều chỉnh hoạt động hợp tác trong đấu tranh chống buôn lậu và thiết lập bộ máy hoạt động chung trong tình trạng khẩn cấp. Nga là một trong những đối tác của NATO trên chiến trường Afghanistan. Nga cho phép quân đội NATO vận chuyển hàng và thiết bị kỹ thuật đến vùng chiến sự. Tổng thư kí NATO Anders Fogh Rasmussen thậm chí đã "ngỏ ý" muốn Nga cho phép khối bay qua không phận Nga, tuy nhiên, NATO hiện vẫn chưa nhận được câu trả lời từ phía Moscow.
    Tuy nhiên, chắc chắn chưa thể khẳng định các bên đã trở thành bạn bè, nhưng rõ ràng tất cả đang tiến lại gần nhau hơn. Trong tình hình đó, việc các nước phương Tây từ chối bán vũ khí cho Nga dường như đáng lo ngại hơn là đồng ý. ?oChúng ta không thể yêu cầu Nga đảm bảo sự ổn định trên cùng một lục địa, nếu chúng ta (Pháp) từ chối bán vũ khí cho nước này. Lời từ chối sẽ đi ngược với tuyên bố của chúng ta?, Thủ tướng Pháp Francois Fillon tuyên bố.
    Hơn nữa, những "láng giềng gần" nhất với Nga đã bày tỏ lo ngại việc Nga mua tàu chiến Mistral. Sự hiện diện của tàu mang trực thăng đổ bộ như loại Mistral trong Hạm đội Nga hiện nay sẽ làm gia tăng đe dọa từ phía Nga đối với các quốc gia như Gruzia và Estonia ?" các nước lo sợ Nga sẽ đánh chiếm. Cách đây không lâu Tư lệnh Hải quân Nga, Đô đốc Vladimir Vysotsky đã tuyên bố thẳng thắn, nếu trong cuộc chiến với Gruzia, ông có tàu Mistral sử dụng thì quân đội Gruzia đã bị thất bại chỉ sau 40 phút, chứ không phải là 26 tiếng đồng hồ.
    ?oChiếc tàu như vậy có thể được triển khai trên Biển Đen. Điều này có thể gây thảm họa. Chúng tôi vô cùng lo lắng?, Ngoại trưởng Gruzia Grigol Vashadze cho biết. Vào tháng 11/2009, Tham mưu trưởng Lực lượng Vũ trang Estonia Ants Laaneots phát biểu trên đài truyền hình: ?oNếu Pháp bán tàu cho Nga, thì chúng tôi sẽ cân nhắc kĩ lưỡng các biện pháp an ninh thích hợp, khi tàu này được trang bị cho Hạm đội biển Baltic?.
    Tuy nhiên, sự phản đối của các nước trên chưa chắc đã tìm được sự đồng tình của chính quyền châu Âu. Xét một cách toàn diện, cơ hội gia nhập NATO của Gruzia đang giảm đi hàng năm. Thậm chí các nước như Estonia, đã gia nhập NATO, vẫn cảm thấy rằng, tiếng nói của họ đối với các sự kiện trên thế giới đang dần yếu sau khi phương Tây và Washington đồng lòng củng cố quan hệ với Nga. Tomas Valasek, lãnh đạo chương trình nghiên cứu chính sách đối ngoại và quốc phòng thuộc Trung tâm cải cách châu Âu cho biết: ?oCác nước Trung và Đông Âu hiện nay lo sợ rằng, NATO sẽ không thực sự đứng về phía họ?.
    Tất cả những điều nói trên dường như không ảnh hưởng đến quá trình của cuộc đàm phán về thương vụ Pháp bán tàu Mistral cho Nga đang diễn ra hiện nay. Không còn nghi ngờ gì nữa, việc bán tàu quân sự cỡ lớn cho Nga sẽ mang lại nguồn tài chính đáng kể cho Pháp nói chung và châu Âu nói riêng. Tàu mang trực thăng đổ bộ loại Mistral có giá 400 triệu euro, và hợp đồng trên có thể duy trì công ăn việc làm cho công nhân và duy trì nền sản xuất công nghiệp. Chắc chắn Amsterdam, Paris và Madrid đã tính đến điều này.
    Thương vụ vũ khí giữa Nga và Pháp ít nhiều sẽ ảnh hưởng nhiều đến tình hình chính trị và khiến cho các mối quan hệ giữa các nước liên quan trở nên phức tạp hơn. Trong khi hợp đồng này vẫn chưa "ngã ngũ", thì việc nói đến nội bộ các nước phương Tây sẽ có phản ứng chính trị như thế nào đối với hợp đồng này là còn quá sớm. Lãnh đạo của cộng đồng người Gruzia tại Pháp đã thu thập chữ ký để khởi kiện việc Pháp bán tàu cho Moscow. Nhưng sự thật vẫn sẽ là sự thật, tương lai tăng cường quan hệ với Nga - cường quốc khí đốt - sẽ chiến thắng sự lo ngại của đồng minh NATO trong thời kì hậu Xô Viết.
    P. Thảo (Theo Rurv)
    Tin dịch
  2. gulfoil

    gulfoil Thành viên mới

    Tham gia ngày:
    27/03/2003
    Bài viết:
    3.090
    Đã được thích:
    4

    -----------------------------------------------------------------------------
    Mặc dù từ 2010 Nga đã bắt đầu sang thế hệ Elbrus mới nhưng mấy loại cũ cũng khá là độc đáo , vượt cả Intel
    100% of Russia''''s Computer "Elbrus-3M" overtaken Pentium III 500 MHz
    July 4, 2008 "100% of Russia''''s Computer" Elbrus-3M "was first shown the press. In the test SPEC «Elbrus" 300 MHz in compatibility mode for x86 platform ahead of Pentium III 500 MHz. On tests of "Elbrus" showed performance equivalent Pentum-4 2 GHz reported CNews.
    Processor Speed "Elbrus-3M - 300 MHz - offset in it" obviously parallel "architecture (EPIC), which allows" Elbrus "handle up to 23 instructions per clock cycle, and show performance comparable to a somewhat more powerful Pentium. The first microprocessors built on the architecture of "explicit parallelism were Intel Itanium, submitted in 1999 (codenamed Merced) and 2003 (Madison) gg.
    Along with the Intel work on "obviously parallel" architecture was in Russia. Patriotic Computer "Elbrus-3", developed at the Institute of Fine Mechanics and Computer Technology (ITM CT), could become one of the world''''s first computers based on this architecture. However, being collected in 1991 in a single copy, it has not been debugged, and work on his design turned off.
    Subsequently established ITM CT "Moscow Center of SPARC-Technology (MCST) attempted to revive" obviously parallel "processors. Of these, more than anything known project microprocessor "Elbrus-2000" or E2K, which was the basis of the current "Elbrus-3M". As the developers say, "Elbrus" - is E2K to 98%. They differ, for example, the size of the cache I level: in the "Elbrus" size - 64 kilobytes to 8 in E2K.
    They say the current developers "Elbrus-3M" - "is a continuation of the line of the very large" Elbrus ", but in microprocessor performance." In October last year, and the processor complex passed the state tests.
    Binary compatibility "obviously parallel" "Elbrus" with Intel''''s x86 family provides a compiler, written in the MCST. This compatibility is such that, according to developers, "you do not even notice that work on the" Elbrus ", rather than on Pentium».
    At the computer center "Elbrus-3M", built on a processor "Elbrus", a family of operating systems can run Linux, and, less expectedly, Windows-2000 and Microsoft Office to go on it without problems. Even more surprisingly, solid playing videos of MPEG-4 with a resolution of 720x416 and run Quake (the first of four). "What do you want from the 300-megahertz processor?" - Notes on a chief researcher MCST Vladimir Volkonskii.
    Despite the modest clock speed and the need to emulate the work of the Pentium, the real problem "Elbrus" calculated by faster than the original. "We''''re not saying that the" Elbrus "faster than Pentium, but the real calculations it with its 300 MHz shows performance similar to the Pentium processor with a frequency of 500 MHz - 1,5 GHz, depending on the problem" - the developers say. Test SPEC 179.Art to "Elbrus" with 256 megabytes of RAM is visually noticeably faster than the Pentium III 500 MHz with 512 MB.
    "Elbrus-3M" is produced in the topology of 130-nm.
    When asked about the price of the processor and computer system CEO MCST Alexander Kim answers evasively: "It is the" Elbrus-3M expensive, but the series had a small. If production becomes widespread, the cost will drop.
    Now too early to talk about mass: production can be called more piece. Number issued in this year, "Elbrus" the developers describe as "several dozen". Nevertheless, the end of 2008 they should put the first 100 customers to 64-processor systems "Elbrus-3M". It is expected that they will work in parts of missile defense, air defense, and in parts of cryptographic security services.
    [​IMG]

    ----------------------
    Thấy các bạn bàn nhiều về cấu trúc CPU máy tính mà bàn nhiều về cấu trúc phổ thông superscalar nhiều quá bây giờ Nga và Intel đã dùng cấu trúc mới nhưng công xuất của Nga mạnh gấp mấy lần.Về nguyên lý cấu trúc mới của Nga không là mới.Cái khói là làm được vì kỹ thuật nano là tinh vi và hiện đại.Còn ý tưởng đó mình đã áp dụng từ hồi ASU ES EVM bằng cách dùng lệnh hệ thống và phân bổ bộ nhớ trên đĩa và băng từ và toán lôgíc.Cái chốt ở đây là khi cùng tính nhiều lệnh hay phép tính nếu dùng đơn thuần sẽ xẩy ra thực hiện nhiều lệnh một lúc và dùng hết tài mguyên của máy dễ gây quá tải và nóng máy.Đặc biệt khi làm nhiều trình ứng dụng và không phải thực hiện được ngay thì việc chậm một ứng dụng này gây cản trở ứng dụng khác gây ra treo máy.Vậy Nga mới thiết kế việc phân bộ và sắp xếp tập hợp các lệnh vào một từ (word) và thực hiện gọn một lúc ngay trong quá trình Complier khiu dịch ra Machine Code.Ngày xưa thời kỳ Võ văn Kiệt trong một cuộc họp mấy anh ko biết gì về máy tính nhưng thời đó đã qua DOS và Win3.1 và đã có Win 95 có hỏi và nói với mình là Liên Xô lạc hậu qú dậy cho họ đánh dữ liệu và thẻ bìa này có PC tự gõ ngay vào máy ....Vậy ES EVM là máy tập thể nếu ai cũng ngồi gõ vào máy thì người khác nghỉ khoẻ à và với hàng triệu dữ liệu như mình đã làm thì gõ đến bao giờ , nhất là dữ liệu cập nhật hàng chục năm trời.Vậy đấy ý tường từ tập thẻ bìa đưa dũ liệu vào máy tính và dịc luôn và sắp xếp thực hiện đã trở thành cấu trúc hiện đại bây giờ.Có vui không các bạn.Một ý tưởng sau mấy chục năm trời.Nêu bài này lên ai khoái thì tham khảo nhé.Chuc vui
    Elbrus "today
    Concludes State testing Russia''s high-performance universal machine "Elbrus-3M. Long overdue Russia, after the U.S. and Japan, created a universal microprocessor.
    Vladimir Volkonski, Fedor Gruzdov, Alexander Kim, ****** Sahin
    Concludes State testing Russia''s high-performance universal machine "Elbrus-3M. Long overdue Russia, after the U.S. and Japan, created a universal microprocessor. It is believed its creators, the system "Elbrus" will find its specific niche in the domestic IT landscape.
    In late 2007, the MCST were tested computer "Elbrus-3M, which uses its own microprocessor architecture that has some unique properties: high-speed logic with low power consumption at the expense of explicit parallelism, complete and efficient binary compatible with x86-based system of hidden binary transmission and means of secure execution of programs on the basis of hardware tags.
    The birth of a new architecture
    Architectural line of microprocessors "Elbrus" originates from multiprocessor systems "Elbrus-1 and Elbrus-2, respectively, established in 1980 and 1985. Until the early 90-ies desyatiprotsessorny ERM "Elbrus-2" was the most high-performance machine in the USSR. Programming the system was carried out only on high-level languages, as a means of supporting a secure execution carried out on the basis of having no analogues in the world approach using hardware tag, which significantly increases the reliability and shorten the development cycle programs. The continuation of this line was to be a 16-processor ERM "Elbrus-3, on which work began in 1986.
    In contrast to the "Elbrus-1 and Elbrus-2, which applied the principle of paralleling a superscalar operations (up to two operations per cycle), the processor Elbrus-3" have been implemented explicit control parallelism. This system is designed for large-scale integrated schemes, and one processor occupied a cabinet. The first processors were produced in early 1991, but a year later the project was stopped.
    In the new market con***ions to realize the ideas incorporated in the architecture of "Elbrus-3, it was possible only by ensuring compatibility with any common microprocessor architecture. Since inception in 1992, the company MCST for four years work was carried out with Sun Microsystems over a microprocessor with explicit parallelism and the possibility of execution of the binary SPARC-applications running the Solaris operating system on the basis of binary translation technology, but in 1996, Sun Microsystems has ceased to participate in project.
    Next microprocessor, called the Elbrus-2000 (E2k), was developed entirely compatible with the IA-32 systems based on dynamic binary translation of any programs, including operating systems [1, 2]. Besides,
    architecture E2k further developed hardware support for secure execution of programs.
    Since October 2000, to renew government funding the development of computational complex "Elbrus-3M microprocessor-based" Elbrus ", which was embodied all the architectural and programmatic groundwork project E2k. On the refinement and verification of the architecture and logic of the work, as well as the physical design of the microprocessor took four years - in May 2005 was made the first microprocessor. By that time in the FPGA (programmable logic integrated circuits) have been designed memory controllers and peripherals and built a dual-processor " Elbrus-3M.
    Explicit parallelism
    Concurrency of operations - the most universal form of parallelism, the use of which can substantially increase the performance of sequential programs: 6-8 times for integer programs with complex control logic, and more than 20 times for the programs, where most of the work performed on regular data in cycles, and parallelism is constrained by the rate of access to memory.
    All modern microprocessors (Intel Core 2, AMD Opteron, IBM Power 6) to improve the performance superscalar apply the principle of paralleling operations. In the performance of its program operations are placed in a special buffer in hardware analyzes the dependencies between them, the registers are renamed to eliminate false dependencies are computed terms of preparedness and assigns (Planning) devices for implementation. In architectures with explicit parallelism of operations, which include microprocessors "Elbrus" and Intel Itanium, analysis of dependencies between operations, planning for their execution and register allocation are performed when compiling the program. Thus, the microprocessor is released from a large part of the functions of the superscalar architectures, thus it consumes less energy and it can use more devices operating in parallel execution of operations. All work on parallelization of operations assumes the optimizing compiler.
    In the microprocessor "Elbrus" (process technology - 130 nm, the clock speed - 300 MHz) for the parallel run operations using a command word, whose size can reach 64 bytes. According to its peak performance state --
    23 operations per cycle for 64-bit computing - "Elbrus" almost twice as much as all existing universal microprocessors. Vectorization tools, implemented in the compiler, allow teams to use the hardware on packed data, improving performance of programs that use 32 -, 16 - and 8-bit data. As the pace of data from memory in terms of a 64-bit operation - 7 bytes for the cache memory and 2 bytes of RAM per processor - a dual-processor computer system "Elbrus-3M, working on shared memory access with a symmetric, comparable with the best supercomputers.
    The structure of the microprocessor "Elbrus" (Fig. 1) almost repeats E2k. Six arithmetic logic unit divided between the two clusters with their own copy of the register file and cache memory of the first level, the contents of the two copies of the same. To increase the parallelism in some arithmetic logic unit can run a pair of dependent operations. The use of single-bit predicate leads to a reduction in transfer operations management, and speculative execution of operations lets get rid of the false dependencies and thus improve productivity, achieving run-time critical paths for programs with complex logic management and limited parallelism. computing device addresses and pre-asynchronous data paging allows you to hide the delays violate the planning of operations prepared by the compiler, and hardware support for software pipelining loops allows you to fully load the most critical device performance.
    Performance Microprocessor "Elbrus" is 16 / 8 GFLOP / GHz for 32/64-bit real operations, and the ratio of performance to power - 400 MFLOP / W, which is a direct consequence of using an explicit parallel operations with the transfer function of the optimizing compiler parallelization. This is almost twice that of similar-purpose microprocessors. Conducted during the state tests measured the performance of software systems provided by various organizations, have shown that compiler optimized code executed on a 300-megagertsevom "Elbrus-3M" on average 1.44 times faster than the Pentium 4 / 1, 4 GHz ( Fig. 2).
    Binary compatibility with IA-32
    "Elbrus-3M provides full binary compatibility with IA-32 technology-based covert (invisible to the user) of the dynamic binary translation with a special hardware support (Fig. 3). The main components of this technology:
    Larry Repository IA-32, working at first and adds performance monitoring tools;
    Binary translator, recoding codes of IA-32 code in the microprocessor "Elbrus", using multiple levels of optimization;
    Base code, which provides storage and accumulation of optimized code;
    Runtime support system that serves the whole process.
    To accelerate the execution of optimizing broadcasting is run on a free processor, a well-optimized piece of code stored in the database of codes and when re-execution of the same program is used without loss of time to compile and optimize.
    Modern superscalar microprocessors from Intel and AMD hardware transform the complex commands of variable length in a simple micro. Then analyzes the dependency will be appointed by the registers and execution of micro-and, for some implementations (Pentium 4) is formed by micro-trail, which is placed in a special hidden memory (cache lines) for reuse. Such implementation could well be called a hardware binary translator. When using hardware-software binary translation binary recoding the original architecture is functionally equivalent to the codes of the target architecture, analysis of dependencies, a set of regional planning, the appointment of registers and planning operations are excluded from the apparatus. However, this translation is embedded an important set of tools to ensure efficiency and reliability of the system binary translation [3] that allows a high-speed logic (execution time under the same clock speeds) for programs in the codes of the IA-32. All problems package SPECfp95 performance "Elbrus-3M" / 300 MHz on average, exceed the performance Pentium II/300 MHz in 1.75-fold and 17% higher than that of Pentium III/450 MHz. On a broader class of problems performance VC "Elbrus-3M" in the performance of codes of IA-32 is comparable to the performance of processors Pentium II, Pentium III and Pentium IV, operating in the frequency range of 300-1500 MHz.
    Today, "Elbrus-3M employs about 20 operating systems in the codes of the IA-32: MS-DOS, Windows, Linux, FreeBSD, QNX, etc. Under the management of these operating systems on a platform of" Elbrus-3M employs about a thousand applications in including computer games, programs from the package of Microsoft Office, video, data compression programs, drivers, peripherals and devices. All this testifies to the reliability and completeness of the system binary translation.
    Means secure execution of programs
    In all of modern computing systems, addresses and data are indistinguishable, which gives more freedom to programmers using languages such as assembler and C and C + +, but makes the data and the programs themselves vulnerable to programming errors and malicious intrusions through pointers, violate the language boundaries of objects, "hanging "references to the destruction of and access to private data area.
    The architecture of the microprocessor "Elbrus" as the addresses used by special data structure - the descriptors that describe the whole object (variable, array) and the current position of the pointer inside it, and for typed objects - and more information about the type and access rights to the fields [4]. This data structure is protected by hardware-tags - two extra bits, which is supplied with each 32-bit word in the memory, but the bits themselves are stored in the codes correcting memory. Thus, apparatus distinguishes any numeric value from the descriptor and prohibits the use of numbers in an address to access the memory. Descriptors can not be "designed" by the programmer and provides a hardware teams in the allocation of memory in the stack of procedures, and outside of the stack - operating system.
    Protection of objects with descriptors added an effective mechanism for inter-module protection. The equipment ensures that the objects (data and functions) are not included in the interface module can not be read or modified in other modules. For typed objects with .............
  3. gulfoil

    gulfoil Thành viên mới

    Tham gia ngày:
    27/03/2003
    Bài viết:
    3.090
    Đã được thích:
    4
    ...........guaranteed impossibility of access to private data facility except through the methods of the type (class). Inter-module protection works for each function, and the module is a compilation unit (for C) or class (for C + +).
    Thus, "Elbrus-3M provides tools for creating reliable software, since the protected execution found the causes of" indeterminate "(in conventional machines) program behavior, and dangerous and complex errors (violation of the boundaries of objects, the use of uninitialized data, dangerous language constructs or a dangerous deviation from the standard language) is well localized. These features were shown on state tests "Elbrus-3M in transport and secure the performance of tasks and packages SPEC95 SAMATE (from around the world the erroneous fragments common programs).
    The development of microprocessor architecture "Elbrus"
    The development of microprocessor architecture "Elbrus" expected to lead towards a system on chip, increasing the number of processor cores and higher clock frequency by including a larger number of blocks, implemented using the technology is fully customized design, and development of technologies for effective compatibility with IA-32 architecture and Intel 64 [5].
    In 2009, completed the development of the microprocessor Elbrus-S ằ(process technology - 90 nm, the clock speed - 500 MHz), which is a system on chip. It built channels for access to memory, including controllers DDR2 with a total capacity of 8 GB / s, but to create a multi-processor systems on a shared memory - three duplex channel coherent exchange with other processors and point of access to external devices. Peak performance microprocessor will increase in proportion to the clock frequency and performance on real problems - twice as compared with the microprocessor "Elbrus".
    At the same time launched a hybrid microprocessor, containing two core architecture "Elbrus" and four specialized core for signal processing (process technology - 90 nm, the clock speed - 600 MHz). Peak performance of the microprocessor over 30 GFLOPS.
    The plans MCST - to master the technological limits 65, 45 and 32 nm, to raise the clock speed of the microprocessor above 2 GHz and increase the number of cores it to 16. This will provide a versatile microprocessor teraflopnogo range, and through the development of hybrid line of microprocessors to raise productivity by an order of . The design is expected to use power-saving technology.
    From the desktop to the supercomputer
    Compatibility of architecture "Elbrus" with the IA-32 and Intel 64 bodes well for the widespread introduction. Due to advantages in speed of the logical architecture "Elbrus" with increasing clock frequencies of microprocessors can not develop a completely new, but as a platform compatible with Intel. Recompile programs to get more performance for the most critical applications can be implemented gradually, as needed.
    The introduction of computer architecture "Elbrus" as PCs, but compatibility with the architecture of Intel, will contribute to their declining prices, which in mass production will be a direct consequence of reducing the number of chips in your computer by creating a multi-core systems on a chip.
    Server architecture "Elbrus" will be based on coherent multiprocessing using shared memory. Expected to bring the number of processor cores in a single server to 1024, using up to 64 processors.
    Multiprocessor server with coherent access to memory can be considered as a site to build a supercomputer. "Elbrus-3M demonstrates the problems in the field of supercomputing performance, close to the peak (Table 2), which makes the very real possibility of Russia''s supercomputer based on chips" Elbrus " - from merging into one complex from 64 to 256 servers, it can achieve performance petaflops range [6].
    Increased productivity programs executed in the form of binary the IA-32 by upgrading the technology of binary translation, increase productivity, portable programs by improving the compiler with the C language, C + + and Fortran development of OS and Linux, supporting the secure execution of programs and work in real time will give more attractive platform "Elbrus".
    [​IMG]
    Fig. 1. The block diagram of a microprocessor "Elbrus". TLU - evaluation of the predicate device; ALU - arithmetic and logic devices; CU - control unit; bypass - a device that speeds up data transfer; AAP - paging device asynchronous data from memory; FL - predicate file; KD1 - cache these first-level RF - register file; MPO / CPA - unit conversion of virtual addresses into physical, including a cache of addresses, QC - cache commands; KD2 - cache data in the second level; BAP - buffer for asynchronous data paging, DPI - The device is available in the organization memory
    [​IMG]
    Fig. 2. Comparative performance of "Elbrus-3M1" with microprocessor "Elbrus" / 300 MHz and Pentium 4 / 1400 MHz on the tasks users
    [​IMG]
    Fig. 3. Scheme of dynamic, invisible to the user binary translation
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
  4. gulfoil

    gulfoil Thành viên mới

    Tham gia ngày:
    27/03/2003
    Bài viết:
    3.090
    Đã được thích:
    4
    các bạn xem thông số so sánh về máy của Nga và các nước .Với Elbrus thì Threads là 23 gấp đoi với Intel đấy loại cho Server con với Itel I10 chắc cho PC thì Threads là 4
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
  5. F2communist

    F2communist Thành viên gắn bó với ttvnol.com

    Tham gia ngày:
    23/06/2009
    Bài viết:
    1.006
    Đã được thích:
    42
    chán cái mớ đời. Elbrus-3 show hàng năm 2008 mà tốc độ chỉ vượt con PenIII năm 1999 con nầy năm 2008 bọn Intel nó cho vầu bẩu tàng từ lâu rồi. Giờ ai xài nữa
    Mà đã ngon hẳn so với Pen III đâu nhể
    " We''''''''re not saying that the" Elbrus "faster than Pentium , but the real calculations it with its 300 MHz shows performance similar to the Pentium processor with a frequency of 500 MHz - 1,5 GHz, depending on the problem "
    Lại còn phụ thuộc vầu vấn đề cần xử lí thì mới nhanh hơn. Bố khỉ Pen III nó xử lí 100 vấn đề ngon hơn. Elbrus 3 xử lí 2 vấn đề ngon hơn thì đúng là Elbrus-3 vẫn chạy nhanh hơn Pen III trong một số trường hợp.
    Đáng tự hào quá đi.
    Elbrus ngon thế thảo nầu mấy con supercomputer của Ngố mà đồng chí Gụ foi show hàng là T-platform và AL-100 100 % dùng Intel và AMD.
    Các đồng chí Nga Vàng Ệch thử tra từ khoá "computer gap" để xem sự khoảng cách chênh lệch về máy tính giữa Xô Ngố xưa và Nga ngố nây so với Mẽo dư nầu nhế.
    khoảng cách trong công nghệ IT nầy nó là truyền thống rồi. NGa luôn tụt sau bọn kia. Chả có gì để tự hào cả?

  6. gulfoil

    gulfoil Thành viên mới

    Tham gia ngày:
    27/03/2003
    Bài viết:
    3.090
    Đã được thích:
    4
    Các bạn xem một người anh em của Elbrus là MCST còn mình tiếp về Elbrus sau nhé.
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
  7. F2communist

    F2communist Thành viên gắn bó với ttvnol.com

    Tham gia ngày:
    23/06/2009
    Bài viết:
    1.006
    Đã được thích:
    42
    Lươn to đây. Dân trong nghề Ai Ti lầm sâu mà lại nuôi lươn to thế nầy?
    Vịt thể hiện trình độ IT cao cấp bằng cách tuyên bố hùng hồn
    - CPU phải tích hợp cả FPU và MMU vầu 1 chíp thì mới gọi là CPU.
    Tớ phản hồi nhỏ nhẹ
    - Dạ thưa CPU không nhất thiết phải tích hợp cả FPU và MMU.
    ví dư mấy con CPU đời đầu của intel dững năm 1970 kô tích hợp FPU vẫn gọi là CPU đó thôi.
    Vịt lươn hùng hồn.
    - con CPU intel i960CA sx năm 1989 không thể gọi là CPU vì không tích hợp FPU và CPU (vịt lấy dẫn chứng con 80486 năm 1989 có tích hợp FPU và MMU. Hà hà! Vịt lươn không lấy dẫn chứng mấy con CPU dững năm 70).
    Tớ nhỏ nhẹ
    - Bạn Vịt đã không lấy dẫn chứng CPU dững năm 70 của Intel chẳng cần tích hợp FPU và MMU vưỡn gọi là CPU dư thường.
    Và Để giảm giá cả CPU bán cho khách hàng bọn Intel có thể bỏ không tích hợp FPUvà CPU.
    Kết luận đã là Phận Vịt còn mang đuôi lươn.
  8. gulfoil

    gulfoil Thành viên mới

    Tham gia ngày:
    27/03/2003
    Bài viết:
    3.090
    Đã được thích:
    4
    Tiếp mấy sơ đồ về MCST
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
    [​IMG]
  9. CacChuCuPha

    CacChuCuPha Thành viên mới

    Tham gia ngày:
    29/12/2009
    Bài viết:
    68
    Đã được thích:
    0
    E rằng những kỹ thuật mà bác oil đưa lên chẳng mấy ai để ý đâu, họ chỉ thích cãi nhau thôi, bất kể đúng sai, không chịu hiểu bản chất, chỉ thích áp đặt mọi người.
    Em nhìn sơ đồ cũng chẳng hiểu gì cả.
    Xin các bác trở về nền QP Nga đi, nếu có so sánh với các quốc gia khác thì làm ơn nhìn nhận khách quan toàn diện.
  10. gabeo2010

    gabeo2010 Thành viên mới Đang bị khóa

    Tham gia ngày:
    29/04/2009
    Bài viết:
    2.616
    Đã được thích:
    8
    Cảm ơn bác gulfoil đã có công tổng hợp.
    Nói chung superscalar là dựa trên pipeline.
    pipeline tức là phân luồng thực hiện lệnh, nhưng để dễ hiểu nó là như xây nhà cùng lúc vừa xây tường vừa đóng khung cửa sổ, nhưng chú thợ đóng khung cửa sổ đóng nhanh quá đóng xong phi ra đứng giữa công trường ăn vạ, thế là tắc, là màn hình xanh điển hình cửa thời 386.
    Thế phải đẻ ra chú đốc công điều phối: nếu điều phối kiểu scalar (phan luồng cân bằng) thì chú xây tường và chú đóng cửa sổ ngồi ở hai chỗ, đóc công chạy qua chạy lại chỉ trỏ.
    đến superscalar(phân luồng siêu cân bằng) thì cả hai chú ngồi cùng một chỗ, lúc này phải có đốc công trình cao để chsu thợ xây và chú đóng khung không thúc vào đít nhau, và đó là cái ba bai an làm được, các bác làm ACS của IBM, i960 của Intel không làm được: ACS thì không cạnh tranh được với S/360 vì ngốn bộ nhớ tợn quá, như sách đã dẫn, 25 năm sau IBM mới có máy dạng mainframe (máy tính cỡ lớn-dạng để tính khí tượng) dùng superscalar (phân luồng siêu cân bằng).
    Anh i960 thì tống phần tính toán lằng nhằng ra chip riêng (hay còn gọi là con cô) nhưng vẫn không tính được cân bằng động giữa các luồng nên như linh của phờ đã ghi--->demise thành chuyên gia canh chuột và máy in (I/O device)
    Quả là Babaian đã đưa được ánh sáng của Lenine (ông có giải thưởng Lê nin) đến với miền Tây hoang dã. Sau anh có anh Pen kôv xki, có thế hệ cháu như anh Xéc gây Brin con các chuyên gia toán Nga đồng nghĩ ra Gúc để giúp các Mỹ vàng chửi giả lại các người cha tinh thần của Intel được ngọt giọng, nhể
Trạng thái chủ đề:
Đã khóa

Chia sẻ trang này